尊敬的审查员:
本意见陈述书是针对审查员于2019年5月30日发出的第一次审查意见通知书作出的。随此意见陈述书附上新修改的说明书的替换页以及修改对照页,以供审查员审阅。
首先,感谢审查员对本案所作的认真审查。申请人逐项研究了审查员所提出的意见,在不超出原说明书与权利要求书范围的前提下对说明书进行了相应修改,以符合中国专利法及其实施细则的要求,并针对修改后的申请文件逐一答复审查员的审查意见。
一、对说明书附图的修改:
1、将说明书第4页第14行记载的“如图3所示”修改为“如图2所示”,并相应的删除本申请说明书附图3,以及附图说明中关于图3的说明。
2、根据说明书第3页第17-18行的记载,将说明书第4页第5行的“并通过将所述差频信号输出至所述处理单元1400”修改为:“并通过所述输出端将所述差频信号输出至所述处理单元1400”。
上述针对说明书的修改没有超出本申请原说明书和权利要求书记载的范围,因此符合专利法第33条的规定。
二、意见陈述
1、申请人认为,本申请说明书符合专利法第26条第3款的规定。
如说明书第4页第21行至第5页2行记载的内容可知,本申请说明书中公开了该数字锁相环测频装置的实现原理。
根据说明书第4页第7-13行记载的内容,该信号调理单元包括信号放大器和滤波器,被配置为对参考信号单元输出的参考信号进行放大及滤波。
如说明书第3页第28-29行的记载,本申请说明书中公开了“参考信号单元可以是直接数字式频率合成器(DDS)芯片”。
根据百度百科记载:
DDS芯片中主要包括频率控制寄存器、高速相位累加器和正弦计算器三个部分(如Q2220)。频率控制寄存器可以串行或并行的方式装载并寄存用户输入的频率控制码;而相位累加器根据dds频率控制码在每个时钟周期内进行相位累加,得到一个相位值;正弦计算器则对该相位值计算数字化正弦波幅度(芯片一般通过查表得到)。DDS芯片输出的一般是数字化的正弦波,因此还需经过高速D/A转换器和低通滤波器才能得到一个可用的模拟频率信号。另外,有些DDS芯片还具有调幅、调频和调相等调制功能及片内D/A变换器。
鉴相单元(鉴相器)指的是能够鉴别出输入信号的相位差的器件,是使输出电压与两个输入信号之间的相位差有确定关系的电路。它是PLL,即锁相环的重要组成部分)。
处理单元包含计算机硬件的算术/逻辑单元(ALU)、控制单元(CU)及少量的缓存器(Register),在个人计算机中,处理器被设计成一颗单一的微处理器芯片,负责处理所有的基本数学运算,并且控制系统各单元以完成运算的执行,是计算机系统最重要的组件。
可见,上述参考信号单元、处理单元、鉴相单元和信号调理单元都是本领域技术人员公知的器件,在本申请说明书公开了各单元的连接方式的基础上,本领域技术人员可以直接确定该数字锁相环测频装置能够实现自动测量被测信号的频率的功能,因此,对本领域人员来说,该手段是清楚的,根据说明书记载的内容可以实现,说明书及附图所记载的内容构成了一个清楚完整的技术方案,因而符合专利法第26条第3款的规定。
申请人请求审查员在上述意见陈述书的基础上继续对本申请进行审查,以便本申请尽快获得专利权。如果审查员不同意申请人的观点,请审查员再给一次陈述意见的机会,以便申请人进一步作出解释和进行修改。
衷心感谢审查员为审查此案付出的辛勤劳动!
此致
敬礼!